- 相關(guān)推薦
高速數(shù)據(jù)采集系統(tǒng)中高速緩存與海量緩存的實現(xiàn)
摘要:探討了高速數(shù)據(jù)采集系統(tǒng)中高速采樣緩存的重要性和實現(xiàn)途徑,闡述了基于ADSP-21065L的并行多通道數(shù)據(jù)采集板上高速采樣緩存的設(shè)計與電路結(jié)構(gòu),給出了采用FPGA實現(xiàn)通道復(fù)用和采樣數(shù)據(jù)預(yù)處理,從而構(gòu)造16MB的SDRAM海量緩存以將高速緩存中的多批次采樣數(shù)據(jù)經(jīng)AD-21065L倒入SDRAM存儲的實現(xiàn)方法。1 引言
高速數(shù)據(jù)采集系統(tǒng)目前已在雷達、聲納、軟件無線電、瞬態(tài)信號測試等領(lǐng)域得到廣泛應(yīng)用。它的關(guān)鍵技術(shù)是高速ADC技術(shù)、數(shù)據(jù)存儲與傳輸技術(shù)和抗干擾技術(shù)。本文在分析了高速多通道數(shù)據(jù)采集系統(tǒng)中存儲子系統(tǒng)的性能要求和設(shè)計方案的基礎(chǔ)上,提出了高速緩存和海量緩存方案,并將該方案成功地應(yīng)用于DSP多通道超聲信號采集與處理系統(tǒng)中。
對高速多通道采樣數(shù)據(jù)存儲的性能要求:一是高速性,現(xiàn)在高速數(shù)據(jù)采集中所用的ADC已達到幾十甚至幾百MSPS的水平,這就要求采樣數(shù)據(jù)存儲器的速度也要與之匹配,也就是采用高速緩存;二是大容量,其原因是多通道高速數(shù)據(jù)采集會產(chǎn)生巨大的數(shù)據(jù)流。一個4通道40MHz采樣率16位精度數(shù)據(jù)采集板并行采樣0.1s將產(chǎn)生32MB的數(shù)據(jù)量,所以,通常需要海量緩存來存儲采樣數(shù)據(jù)。
2 高速緩存的實現(xiàn)
通常構(gòu)成高速緩存的方案有三種:
第一種是FIFO(先進先出)方式。FIFO存儲器就象數(shù)據(jù)管道一樣,數(shù)據(jù)從管道的一頭流入、從另一頭流出,先進入的數(shù)據(jù)先流出。FIFO具有兩套數(shù)據(jù)線而無地址線,可在其一端寫操作而在另一端讀操作,數(shù)據(jù)在其中順序移動,因而能夠達到很高的傳輸速度和效率,且由于省去了地址線而有利于PCB板布線。缺點是只能順序讀寫數(shù)據(jù),因而顯得比較呆板,而且大容量的高速FIFO非常昂貴;
第二種是雙口RAM方式。雙口RAM具有兩套獨立的數(shù)據(jù)、地址和控制總線,因而可從兩個端口同時讀寫而互不干擾,并可將采樣數(shù)據(jù)從一個端口寫入而由DSP從另一個端口讀出。雙口RAM也能達到很高的傳輸速度,并且具有隨機存取的優(yōu)點,缺點是大容量的高速雙口RAM很難得且價格昂貴;
第三種是高速SRAM切換方式。高速SRAM只有一套數(shù)據(jù)、地址和控制總線,可通過三態(tài)緩沖門分別接到A/D轉(zhuǎn)換器和DSP上。當(dāng)A/D采樣時,SRAM由三態(tài)門切換到A/D轉(zhuǎn)換器一側(cè),以使采樣數(shù)據(jù)寫入其中。當(dāng)A/D采樣結(jié)束后,SRAM再由三態(tài)門切換到DSP一側(cè)以便DSP進行讀寫。這種方式的優(yōu)點是SRAM可隨機存取,同時較大容量的高速SRAM容易得到且價格適中,缺點是切換控制電路比較復(fù)雜,且只能由A/D轉(zhuǎn)換器和DSP分時讀寫。
綜合考慮以上三種高速緩存方案的性能、價格和實現(xiàn)方便性后,筆者選用第三種方案(即高速SRAM切換方式)來構(gòu)成A/D采樣高速緩存。系統(tǒng)的采樣與存儲部分的原理框圖如圖1所示。
圖1中,SRAM選用IS61LV25616-10T,容量為256k×16bit,訪問速度為10ns,使用兩片即可構(gòu)成256k×32bit的高速緩存。當(dāng)一輪采樣開始時,DSP發(fā)出觸發(fā)信號給CPLD,后者對50MHz晶振時鐘二分頻后得到25MHz采樣時鐘提供給4路A/D轉(zhuǎn)換器AD9225,同時對4路超聲信號進行25MHz、12bit的A/D轉(zhuǎn)換。轉(zhuǎn)換結(jié)果分成兩個完全一樣的數(shù)據(jù)通道進行處理,每個數(shù)據(jù)通道處理兩路A/D轉(zhuǎn)換結(jié)果,每個數(shù)據(jù)通道包含一片FPGA(現(xiàn)場可編程門陣列)、一片SRAM及其后的數(shù)據(jù)三態(tài)門等電路。FPGA可接收兩路A/D轉(zhuǎn)換結(jié)果并在其內(nèi)部進行復(fù)用,以將其變成一路50MHz、12bit的數(shù)據(jù)流送入IS61LV25616緩存。FPGA完成數(shù)據(jù)通道復(fù)用的原理如圖2所示。
FPGA選用EP1K50,它的邏輯門數(shù)為5萬門,內(nèi)含10個EAB(嵌入陣列塊)。每個EAB實際上是4kbit的RAM,可以用來構(gòu)造FIFO、雙口RAM等。本系統(tǒng)應(yīng)用兩塊EAB構(gòu)成了兩個256×16bit的FIFO,因而可將兩路A/D轉(zhuǎn)換結(jié)果分別送入兩個FIFO,然后在FPGA的輸出端將兩個FIFO中的數(shù)據(jù)交替地讀出寫入IS61LV25616,每個FIFO每次讀出128個采樣數(shù)據(jù)。A/D轉(zhuǎn)換器的輸出為12位數(shù)據(jù),而FPGA的片內(nèi)FIFO和片外IS61LV25616的數(shù)據(jù)字寬都為16位。在存儲、傳送時,將高4位補0即可。兩路A/D采樣速度都為25MHz,復(fù)用后輸出的速率為50MHz,這個速度對于IS61LV25616和EP1K50都是完全可以達到的。FPGA的作用除了構(gòu)造FIFO以實現(xiàn)數(shù)據(jù)通道復(fù)用外,還可以作為協(xié)處理器由板上DSP控制來進行一些簡單高效的數(shù)據(jù)預(yù)處理(如插值、取平均、FIR濾波等)。同時可使用EDA工具MAX+PLUSⅡ10.0來對EP1K50的邏輯算法進行設(shè)計、編譯并仿真,然后下載到EP1K50中實現(xiàn)預(yù)定功能。
除了FPGA外,系統(tǒng)還采用了一片CPLD(復(fù)雜可編程邏輯器件)來控制采樣。前者主要用于數(shù)據(jù)通道對A/D采樣結(jié)果進行緩沖復(fù)用以及預(yù)處理,后者則負責(zé)產(chǎn)生A/D采樣時鐘以及作為地址計數(shù)器產(chǎn)生地址并提供給兩片IS61LV25616以便存入A/D采樣結(jié)果等。CPLD不象FPGA那樣能完成較復(fù)雜的邏輯功能和信號處理算法,但是它具有更高的速度,且管腳到管腳具有固定一致的時延,因而在設(shè)計調(diào)試時容易獲得簡單可靠的定時關(guān)系,適于實現(xiàn)高速計數(shù)器、觸發(fā)器、譯碼器等定時要求比較嚴格的場合。本系統(tǒng)使用MAX7128AE來控制采樣,其可實現(xiàn)的功能如圖3所示。
【高速數(shù)據(jù)采集系統(tǒng)中高速緩存與海量緩存的實現(xiàn)】相關(guān)文章:
基于USB總線的高速數(shù)據(jù)采集系統(tǒng)03-26
基于片內(nèi)WISHBONE總線的高速緩存一致性實現(xiàn)03-18
USB接口的高速數(shù)據(jù)采集卡的設(shè)計與實現(xiàn)03-18
換體DMA高速數(shù)據(jù)采集電路的CPLD實現(xiàn)03-18
ISP技術(shù)在高速數(shù)據(jù)采集模塊中的應(yīng)12-07
基于USB總線的實時數(shù)據(jù)采集系統(tǒng)設(shè)計與實現(xiàn)03-19
VHDL在高速圖像采集系統(tǒng)中的應(yīng)用設(shè)計03-18
基于USB2.0的高速同步數(shù)據(jù)采集系統(tǒng)設(shè)計03-19